Time Stamp Counter
http://dbpedia.org/resource/Time_Stamp_Counter an entity of type: WikicatX86Instructions
L'instruction RDTSC est une instruction pour les processeurs x86.
rdf:langString
The Time Stamp Counter (TSC) is a 64-bit register present on all x86 processors since the Pentium. It counts the number of CPU cycles since its reset. The instruction RDTSC returns the TSC in EDX:EAX. In x86-64 mode, RDTSC also clears the upper 32 bits of RAX and RDX. Its opcode is 0F 31. Pentium competitors such as the Cyrix 6x86 did not always have a TSC and may consider RDTSC an illegal instruction. Cyrix included a Time Stamp Counter in their MII.
rdf:langString
Time Stamp Counter (TSC) — 64-розрядний регістр процесора, що присутній у всіх процесорах архітектури x86 починаючи з Pentium. Даний регістр є лічильником, що підраховує кількість циклів процесора з моменту перезапуску. Інструкція RDTSC повертає значення TSC у парі регістрів EDX:EAX. У 64-розрядному режимі RDTSC також очищує верхні 32-розрядні половини регістрів RAX і RDX. Код операції 0F 31. Процесори-конкуренти Pentium, такі як Cyrix , не завжди мали TSC, і деякі з них інтерпретують команду RDTSC як невідому інструкцію процесора. У процесорах Cyrix TSC з'явився починаючи з моделі .
rdf:langString
rdtsc (англ. Read Time Stamp Counter) — ассемблерная инструкция для платформ x86 и x86 64, читающая счётчик TSC (Time Stamp Counter) и возвращающая в регистрах EDX:EAX 64-битное количество тактов с момента последнего сброса процессора. rdtsc поддерживается в процессорах Pentium (и совместимых с ними) и более новых. Опкод: 0F 31. rdtscp поддерживается начиная с Intel Nehalem и AMD Family 0x0F. Опкод: 0F 01 F9.
rdf:langString
rdf:langString
RDTSC
rdf:langString
Rdtsc
rdf:langString
Time Stamp Counter
rdf:langString
Time Stamp Counter
xsd:integer
4538483
xsd:integer
1124830045
rdf:langString
L'instruction RDTSC est une instruction pour les processeurs x86.
rdf:langString
The Time Stamp Counter (TSC) is a 64-bit register present on all x86 processors since the Pentium. It counts the number of CPU cycles since its reset. The instruction RDTSC returns the TSC in EDX:EAX. In x86-64 mode, RDTSC also clears the upper 32 bits of RAX and RDX. Its opcode is 0F 31. Pentium competitors such as the Cyrix 6x86 did not always have a TSC and may consider RDTSC an illegal instruction. Cyrix included a Time Stamp Counter in their MII.
rdf:langString
Time Stamp Counter (TSC) — 64-розрядний регістр процесора, що присутній у всіх процесорах архітектури x86 починаючи з Pentium. Даний регістр є лічильником, що підраховує кількість циклів процесора з моменту перезапуску. Інструкція RDTSC повертає значення TSC у парі регістрів EDX:EAX. У 64-розрядному режимі RDTSC також очищує верхні 32-розрядні половини регістрів RAX і RDX. Код операції 0F 31. Процесори-конкуренти Pentium, такі як Cyrix , не завжди мали TSC, і деякі з них інтерпретують команду RDTSC як невідому інструкцію процесора. У процесорах Cyrix TSC з'явився починаючи з моделі .
rdf:langString
rdtsc (англ. Read Time Stamp Counter) — ассемблерная инструкция для платформ x86 и x86 64, читающая счётчик TSC (Time Stamp Counter) и возвращающая в регистрах EDX:EAX 64-битное количество тактов с момента последнего сброса процессора. rdtsc поддерживается в процессорах Pentium (и совместимых с ними) и более новых. Опкод: 0F 31. rdtscp поддерживается начиная с Intel Nehalem и AMD Family 0x0F. Опкод: 0F 01 F9.
xsd:nonNegativeInteger
10245