MicroVAX 78032
http://dbpedia.org/resource/MicroVAX_78032 an entity of type: WikicatDECMicroprocessors
Der MicroVAX 78032, auch als DC333 bezeichnet, ist ein 32-Bit-Mikroprozessor, welcher von der Digital Equipment Corporation (DEC) in den ab 1985 vorgestellten Minirechnern MicroVAX II eingesetzt wurde. Der Microprozessor wurde exklusiv nur in DEC-Minirechnern verwendet und war nicht für andere Rechnerhersteller erhältlich. Der MicroVAX 78032 war der erste Einzelchipprozessor, welcher eine Teilmenge des Befehlssatzes der Virtual Address eXtension (VAX) umfasste – davor waren bei DEC für diese Anwendung Mehrchipprozessoren üblich – und der von DEC entwickelt und produziert wurde. Er war außerdem der erste Mikrochip, welcher im Rahmen des (SCPA) von 1984 in den USA registriert wurde.
rdf:langString
The MicroVAX 78032 (otherwise known as the DC333) is a microprocessor developed and fabricated by Digital Equipment Corporation (DEC) that implements a subset of the VAX instruction set architecture (ISA). The 78032 is used exclusively in DEC's VAX-based systems, starting with the MicroVAX II in 1985. When clocked at a frequency of 5 MHz, the 78032's integer performance is comparable to the original VAX-11/780 of 1977. The microprocessor can be paired with the MicroVAX 78132 floating point accelerator for improved floating point performance.
rdf:langString
rdf:langString
MicroVAX 78032
rdf:langString
MicroVAX 78032
xsd:integer
20233898
xsd:integer
1112100430
rdf:langString
Der MicroVAX 78032, auch als DC333 bezeichnet, ist ein 32-Bit-Mikroprozessor, welcher von der Digital Equipment Corporation (DEC) in den ab 1985 vorgestellten Minirechnern MicroVAX II eingesetzt wurde. Der Microprozessor wurde exklusiv nur in DEC-Minirechnern verwendet und war nicht für andere Rechnerhersteller erhältlich. Der MicroVAX 78032 war der erste Einzelchipprozessor, welcher eine Teilmenge des Befehlssatzes der Virtual Address eXtension (VAX) umfasste – davor waren bei DEC für diese Anwendung Mehrchipprozessoren üblich – und der von DEC entwickelt und produziert wurde. Er war außerdem der erste Mikrochip, welcher im Rahmen des (SCPA) von 1984 in den USA registriert wurde. Der MicroVAX 78032 besteht aus 125.000 Feldeffekttransistoren die auf einem Die von einer Fläche von 8,7 · 8,6 mm (74,82 mm2) untergebracht sind. Hergestellt wurde er in einem DEC-spezifischen „ZMOS-Prozess“, einer NMOS-Variante mit einer Strukturbreite von 3 µm in NMOS-Logik. Das Die ist in einem 68 poligen SMD-Gehäuse verpackt. Der MicroVAX 78032 kann mit dem ebenfalls von DEC hergestellten mathematischen Koprozessor MicroVAX 78132 (DC337) für Gleitkommaberechnungen kombiniert werden. Beide Prozessoren werden mit einer Taktfrequenz von 5 MHz betrieben. Der Mikroprozessor wurde 1989 in der Deutschen Demokratischen Republik (DDR) unter der Bezeichnung MME U80701 mittels Reverse Engineering ohne Lizenz nachgebaut und in geringen Stückzahlen produziert, um so das MicroVAX II-System als K 1820 unter Umgehung des CoCom-Embargos in der DDR verfügbar zu machen. Nach der Wende wurden die Arbeiten daran eingestellt.
rdf:langString
The MicroVAX 78032 (otherwise known as the DC333) is a microprocessor developed and fabricated by Digital Equipment Corporation (DEC) that implements a subset of the VAX instruction set architecture (ISA). The 78032 is used exclusively in DEC's VAX-based systems, starting with the MicroVAX II in 1985. When clocked at a frequency of 5 MHz, the 78032's integer performance is comparable to the original VAX-11/780 of 1977. The microprocessor can be paired with the MicroVAX 78132 floating point accelerator for improved floating point performance. The 78032 represents a number of firsts for DEC. It is DEC's first single-chip microprocessor implementation of the VAX ISA and DEC's first self-fabricated microprocessor. The MicroVAX 78032 is also the first semiconductor device to be registered for protection under the Semiconductor Chip Protection Act of 1984. The MicroVAX 78032 contains 125,000 transistors on an 8.7 by 8.6 mm (74.82 mm2) die that was fabricated in DEC's ZMOS process, a 3.0 µm NMOS logic process with two layers of aluminum interconnect. The die is packaged in a 68-pin surface-mounted leaded chip carrier.
xsd:nonNegativeInteger
4910