Elbrus 2000
http://dbpedia.org/resource/Elbrus_2000 an entity of type: WikicatMicroprocessors
Der Elbrus 2000 (Эльбрус 2000, E2K) ist ein russischer Mikroprozessor, der auf einer 512-bit breiten VLIW-EPIC-Architektur basiert. Er wurde vom (MZST, Moskauer Zentrum für SPARC-Technologie) entwickelt. Der Elbrus 2000 war als Mikroprozessor-Weiterführung der Elbrus-3-Prozessorarchitektur geplant. Er nutzt eine Technologie der binären Kompilierung, um Kompatibilät zur Intel-x86-Architektur zu erreichen. Das Design wurde beim taiwanesischen Auftragsfertiger TSMC auf Standardzellen umgesetzt und ab Juni 2008 gefertigt.
rdf:langString
Эльбру́с 2000 (E2K) — российский микропроцессор с архитектурой VLIW, разработанный компанией МЦСТ. Задумывался как дальнейшее развитие архитектуры Эльбрус-3 в микропроцессорном исполнении. Использует технологию двоичной компиляции для совместимости с платформой x86.
rdf:langString
Ельбрус 2000 (E2K) — «сучасний» російський мікропроцесор з архітектурою VLIW, розроблений російською компанією . Замислювався як подальший розвиток архітектури в мікропроцесорному виконанні. Використовує технологію для сумісності з платформою x86.
rdf:langString
The Elbrus 2000, E2K (Russian: Эльбрус 2000) is a Russian 512-bit wide VLIW microprocessor developed by Moscow Center of SPARC Technologies (MCST) and fabricated by TSMC. It supports two instruction set architectures (ISA):
* Elbrus VLIW
* Intel x86 (a complete, system-level implementation with a software dynamic binary translation virtual machine, similar to Transmeta Crusoe)
rdf:langString
rdf:langString
Elbrus 2000
rdf:langString
Elbrus 2000
rdf:langString
Эльбрус 2000
rdf:langString
Ельбрус 2000
rdf:langString
Elbrus 2000
xsd:integer
26109267
xsd:integer
1121600838
<micrometre>
0.13
rdf:langString
Elbrus, x86
rdf:langString
MHz
xsd:integer
300
xsd:date
2011-09-27
rdf:langString
Der Elbrus 2000 (Эльбрус 2000, E2K) ist ein russischer Mikroprozessor, der auf einer 512-bit breiten VLIW-EPIC-Architektur basiert. Er wurde vom (MZST, Moskauer Zentrum für SPARC-Technologie) entwickelt. Der Elbrus 2000 war als Mikroprozessor-Weiterführung der Elbrus-3-Prozessorarchitektur geplant. Er nutzt eine Technologie der binären Kompilierung, um Kompatibilät zur Intel-x86-Architektur zu erreichen. Das Design wurde beim taiwanesischen Auftragsfertiger TSMC auf Standardzellen umgesetzt und ab Juni 2008 gefertigt.
rdf:langString
The Elbrus 2000, E2K (Russian: Эльбрус 2000) is a Russian 512-bit wide VLIW microprocessor developed by Moscow Center of SPARC Technologies (MCST) and fabricated by TSMC. It supports two instruction set architectures (ISA):
* Elbrus VLIW
* Intel x86 (a complete, system-level implementation with a software dynamic binary translation virtual machine, similar to Transmeta Crusoe) Thanks to its unique architecture the Elbrus 2000 can execute 20 instructions per clock, so even with its modest clock speed it can compete with much faster clocked superscalar microprocessors when running in native VLIW mode. For security reasons the Elbrus 2000 architecture implements dynamic data type-checking during execution. In order to prevent unauthorized access, each pointer has additional type information that is verified when the associated data is accessed.
rdf:langString
Эльбру́с 2000 (E2K) — российский микропроцессор с архитектурой VLIW, разработанный компанией МЦСТ. Задумывался как дальнейшее развитие архитектуры Эльбрус-3 в микропроцессорном исполнении. Использует технологию двоичной компиляции для совместимости с платформой x86.
rdf:langString
Ельбрус 2000 (E2K) — «сучасний» російський мікропроцесор з архітектурою VLIW, розроблений російською компанією . Замислювався як подальший розвиток архітектури в мікропроцесорному виконанні. Використовує технологію для сумісності з платформою x86.
xsd:integer
1
xsd:nonNegativeInteger
5546