Bit-level parallelism
http://dbpedia.org/resource/Bit-level_parallelism
位元層級平行(英語:Bit-level parallelism,縮寫為BLP,又譯為位級並行) ,一種平行計算的模式,可以增加處理器每次處理的字組(word)大小。從1970年代至1986年之間,以超大型積體電路(VLSI)發展出的電腦晶片製造技術,利用位元層級平行的技術,使處理器的速度增加。 當處理器需要執行的指令,超過字組大小時,指令需要被拆成數次來存取;增加字組大小,減少了處理器需要執行的指令數量,從而增加了運算效率。
rdf:langString
Паралелізм бітового рівня — вид паралельних обчислень, що ґрунтується на збільшенні розміру машинного слова.
rdf:langString
التوازي على مستوى البت هو شكل من أشكال الحوسبة المتوازية على أساس زيادة حجم كلمة المعالج. منذ بدايات تكنولوجيا دارات التكامل الفائق (very-large-scale integration) (VLSI) في تصنيع رقائق الحاسوب في سبعينات القرن العشرين وحتى حوالي عام 1986، كانت تتم عملية التسريع في هندسة الحاسبات من خلال مضاعفة حجم كلمة الحاسوب، والتي بدورها تزيد كمية المعلومات التي يمكن للمعالج أن يعالجها في كل دورة. زيادة حجم الكلمة يقلل من عدد التعليمات التي يجب على المعالج تنفيذها لأداء عملية على متغيرات حجمها أكبر من طول الكلمة. على سبيل المثال، إذا أردنا جمع رقمين صحيحين مكونين من 16 بت على معالج 8 بت، فإن المعالج يقوم بجمع أول 8 بت من كل رقم باستخدام تعليمة الجمع، ثم يجمع ثاني 8 بت مع الإعارة من العملية السابقة، وبالتالي فإن معالج 8 بت يحتاج لتعليمتين لإكمال عملية واحدة، بينما معالج 16 بت معالج سيكون قادر على إكمال ا
rdf:langString
Bit-level parallelism is a form of parallel computing based on increasing processor word size. Increasing the word size reduces the number of instructions the processor must execute in order to perform an operation on variables whose sizes are greater than the length of the word. (For example, consider a case where an 8-bit processor must add two 16-bit integers. The processor must first add the 8 lower-order bits from each integer, then add the 8 higher-order bits, requiring two instructions to complete a single operation. A 16-bit processor would be able to complete the operation with single instruction.)
rdf:langString
Параллелизм на уровне битов — вид параллельных вычислений, основанный на увеличении размера машинного слова. С появлением первых микропроцессоров в начале 1970-х годов увеличение размера машинного слова стало основным направлением прогресса при разработки новых моделей. Четырёхбитные микропроцессоры сменялись 8-, 16- и 32-битными. Каждое удвоение машинного слова снижало количество инструкций, необходимых для обработки данных, имеющих большую длину, чем размер прежнего машинного слова. Возможности увеличения производительности за счёт увеличения размера машинного слова в основном были исчерпаны с появлением 32-разрядного микропроцессора 80386 в 1985 г. Значительно более позднее появление 64-разрядных микропроцессоров в основном связано с увеличением адресного пространства, а не производител
rdf:langString
rdf:langString
توازي على مستوى البت
rdf:langString
Bit-level parallelism
rdf:langString
Bit-level parallelism
rdf:langString
Паралелізм бітового рівня
rdf:langString
位元層級平行
xsd:integer
14229148
xsd:integer
1084472730
rdf:langString
التوازي على مستوى البت هو شكل من أشكال الحوسبة المتوازية على أساس زيادة حجم كلمة المعالج. منذ بدايات تكنولوجيا دارات التكامل الفائق (very-large-scale integration) (VLSI) في تصنيع رقائق الحاسوب في سبعينات القرن العشرين وحتى حوالي عام 1986، كانت تتم عملية التسريع في هندسة الحاسبات من خلال مضاعفة حجم كلمة الحاسوب، والتي بدورها تزيد كمية المعلومات التي يمكن للمعالج أن يعالجها في كل دورة. زيادة حجم الكلمة يقلل من عدد التعليمات التي يجب على المعالج تنفيذها لأداء عملية على متغيرات حجمها أكبر من طول الكلمة. على سبيل المثال، إذا أردنا جمع رقمين صحيحين مكونين من 16 بت على معالج 8 بت، فإن المعالج يقوم بجمع أول 8 بت من كل رقم باستخدام تعليمة الجمع، ثم يجمع ثاني 8 بت مع الإعارة من العملية السابقة، وبالتالي فإن معالج 8 بت يحتاج لتعليمتين لإكمال عملية واحدة، بينما معالج 16 بت معالج سيكون قادر على إكمال العملية بتعليمة واحدة. تاريخيا، تم استبدال المعالجات 4-بت بمعالجات 8 بت ثم 16 بت، ثم 32 بت. وبشكل عام فقد وصل هذا الاتجاه إلى نهايته مع إدخال معالجات 32 بت، التي سائدة في الحاسبات العامة لعقدين من الزمن. ولكن ليس إلى غاية وقت قريب (2003-2004)، حيث ظهرت هندسة x86-64، والتي تحوي على معالجات 64 بت وشاع استخدامها. على المعالجات 32 بت البيانات، فإن عرض الناقل الخارجي في تزايد مستمر. على سبيل المثال، تنقل إس دي رام دي دي آر1 128 بت في كل دورة الساعة. في حين تقوم إس دي رام دي دي آر2 بنقل ما لا يقل عن 256 بت بكل دفعة. حوالي 55 ٪ من جميع وحدات المعالجة المركزية التي تباع في العالم هي متحكمات دقيقة (بالإنجليزية: microcontrollers) فئة 8 بت. أقل من 10 ٪ من وحدات المعالجة المركزية التي تباع في كل العالم هي 32 بت أو أكثر.
rdf:langString
Bit-level parallelism is a form of parallel computing based on increasing processor word size. Increasing the word size reduces the number of instructions the processor must execute in order to perform an operation on variables whose sizes are greater than the length of the word. (For example, consider a case where an 8-bit processor must add two 16-bit integers. The processor must first add the 8 lower-order bits from each integer, then add the 8 higher-order bits, requiring two instructions to complete a single operation. A 16-bit processor would be able to complete the operation with single instruction.) Originally, all electronic computers were serial (single-bit) computers. The first electronic computer that was not a serial computer—the first bit-parallel computer—was the 16-bit Whirlwind from 1951. From the advent of very-large-scale integration (VLSI) computer chip fabrication technology in the 1970s until about 1986, advancements in computer architecture were done by increasing bit-level parallelism, as 4-bit microprocessors were replaced by 8-bit, then 16-bit, then 32-bit microprocessors. This trend generally came to an end with the introduction of 32-bit processors, which were a standard in general purpose computing for two decades. 64 bit architectures were introduced to the mainstream with the eponymous Nintendo 64 (1996), but beyond this introduction stayed uncommon until the advent of x86-64 architectures around the year 2003, and 2014 for mobile devices with the ARMv8-A instruction set. On 32-bit processors, external data bus width continues to increase. For example, DDR1 SDRAM transfers 128 bits per clock cycle. DDR2 SDRAM transfers a minimum of 256 bits per burst.
rdf:langString
Параллелизм на уровне битов — вид параллельных вычислений, основанный на увеличении размера машинного слова. С появлением первых микропроцессоров в начале 1970-х годов увеличение размера машинного слова стало основным направлением прогресса при разработки новых моделей. Четырёхбитные микропроцессоры сменялись 8-, 16- и 32-битными. Каждое удвоение машинного слова снижало количество инструкций, необходимых для обработки данных, имеющих большую длину, чем размер прежнего машинного слова. Возможности увеличения производительности за счёт увеличения размера машинного слова в основном были исчерпаны с появлением 32-разрядного микропроцессора 80386 в 1985 г. Значительно более позднее появление 64-разрядных микропроцессоров в основном связано с увеличением адресного пространства, а не производительности. Процессоров общего назначения с большей разрядностью машинного слова (128 бит) на 2020 г. ещё не существует.
rdf:langString
位元層級平行(英語:Bit-level parallelism,縮寫為BLP,又譯為位級並行) ,一種平行計算的模式,可以增加處理器每次處理的字組(word)大小。從1970年代至1986年之間,以超大型積體電路(VLSI)發展出的電腦晶片製造技術,利用位元層級平行的技術,使處理器的速度增加。 當處理器需要執行的指令,超過字組大小時,指令需要被拆成數次來存取;增加字組大小,減少了處理器需要執行的指令數量,從而增加了運算效率。
rdf:langString
Паралелізм бітового рівня — вид паралельних обчислень, що ґрунтується на збільшенні розміру машинного слова.
xsd:nonNegativeInteger
2337